

# **E1212 - TÉCNICAS DIGITALES**



# **TRABAJO PRÁCTICO № 3**

### Flip-Flops

## **Ejercicio 1**

- 1. Implementar un flip-flop tipo T y uno tipo D en base a uno tipo JK.
- 2. Implementar un flip-flop tipo JK y uno tipo T en base a uno tipo D.
- 3. Implementar un flip-flop tipo JK y uno tipo D en base a uno tipo T.

En todos los casos indicar claramente las tablas de verdad y las funciones lógicas involucradas y realizar los diagramas esquemáticos.

# Ejercicio 2

Dado el siguiente circuito lógico:

- 1. Analizar el comportamiento temporal del bloque marcado con línea punteada considerando compuertas ideales.
- 2. Repetir el inciso anterior, pero considerando compuertas reales cuyos retardos sean en todos los casos igual a τ. Considerar el período de CLK mucho mayor que τ. ¿Cómo definiría la función del circuito?
- 3. Considerando ahora el circuito completo, hallar la forma de onda Q para diferentes valores de S\* y R\*. Realizar la tabla de verdad del circuito completo.



## **Ejercicio 3**

Los siguientes códigos en VHDL sintetizan flip-flops tipo D, pero con características diferentes.

- 1. Analizar los códigos, determinar el funcionamiento de cada una de las señales que intervienen y realizar las tablas de verdad.
- 2. Sintetizarlos en Quartus II y generar los esquemas RTL. Explicar a qué se deben las diferencias observadas. Simular ambos códigos y verificar su funcionamiento.
- 3. Generar los códigos equivalentes con sentencias concurrentes.
- 4. ¿Qué debería cambiar en cada caso si se requiere que los flip-flops sean sensibles al flanco de bajada del reloj?

```
""
pr0: process (CLK) is
begin

if rising_edge(CLK) then
    if rst = '1' then
        Q <= '0';
    elsif set = '1' then
        Q <= '1';
    else
        Q <= D;
    end if;
end if;
end process;
""

(b)</pre>
```

## **Ejercicio 4**

Las siguientes formas de onda pertenecen a un sistema digital que tiene como entradas una señal de reloj (CLK) y una de datos DataIn y como salidas a las señales DataOutA y DataOutB.

- 1. Identificar cuál es la función de cada una de las salidas del sistema.
- 2. Diseñar la lógica que controla cada una de las salidas.
- 3. Codificar el diseño en VHDL y verificarlo mediante simulación.



## **Ejercicio 5**

Dado los siguientes circuitos:





- 1. Analizar y obtener la tabla de verdad que los definen en términos de  $(A, B, C, Q_n, Q_{n+1})$ .
- 2. Obtener analíticamente y simplificar las expresiones lógicas de J y K.
- 3. Si los flip-flops JK se reemplazan por otros, tipo D, diseñar la lógica necesaria que cumpla con la tabla de verdad obtenida en el inciso (1) y que requiera la menor cantidad de recursos lógicos posibles. Para este paso se pueden utilizar los resultados del Ejercicio 1 o elaborar la tabla de verdad y deducir las conexiones si se cambiara el Flip Flop (obtener D en lugar de J y K a partir de las entradas y Qn)
- 4. Codificar en VHDL y simular los resultados obtenidos en el inciso (3). Verificar que ambos diseños se comportan de la forma esperada.

#### Ejercicio 6

Dado el siguiente circuito se requiere que el mismo tenga el comportamiento que se muestra en la siguiente tabla de verdad.



| Α | В | С | Q <sub>n+1</sub> |
|---|---|---|------------------|
| 0 | 0 | 0 | Q <sub>c</sub>   |
| 0 | 0 | 1 | 0                |
| 0 | 1 | 0 | 0                |
| 0 | 1 | 1 | Q <sub>n</sub>   |
| 1 | 0 | 0 | 1                |
| 1 | 0 | 1 | /Q <sub>n</sub>  |
| 1 | 1 | 0 | /Q <sub>n</sub>  |
| 1 | 1 | 1 | 1                |

### Sabiendo que:

$$FL2 = \bar{A}\bar{B}C + A\bar{B}C$$

1. Analizar el comportamiento del circuito y obtener las expresiones lógicas de FL1 y FL3 y sus tablas de verdad.

### Ejercicio 7

El siguiente sistema digital tiene una entrada de datos F y un reloj de 50MHz. La señal F ingresa al circuito integrado 74HC74 que se utiliza como sincronizador, siendo la señal de salida H. Se disponen adicionalmente, y en caso de ser necesarios, un 74HC107, un 74HC374 y otro 74HC74.



Teniendo en cuenta, para cada integrado, el número de flip-flops, el tipo, y si son de flanco descendente o ascendente responder:

1. Si se requiere retardar la salida Z respecto de H en los siguientes valores, indicar cómo interconectaría los circuitos integrados disponibles (en algunos casos puede necesitar negadores adicionales). Por simplicidad considerar nulos los retardos intrínsecos de los flip-flops y que la señal F es mucho más lenta que la señal de reloj.

✓ Retardo: 200ns
 ✓ Retardo: 130ns
 ✓ Retardo: 400ns
 ✓ Retardo: 240ns
 ✓ Retardo: 800ns

2. ¿Cómo cambian los retardos indicados si en las soluciones propuestas se utiliza un reloj de 90MHz?

## **Ejercicio 8**

Se desea operar un 74HC74 con un reloj de 25 MHz. ¿Con qué tensión debería alimentarse para funcionar correctamente? Con él se esperan poder registrar las salidas de un sensor que emite pulsos positivos. La salida del sensor (S\_out) se observa en la siguiente imagen junto con el reloj (clk):



Si se conecta la señal S\_out en la entrada D del flip-flop ¿Qué puede esperarse a la salida?

## Ejercicio 9

Dado el siguiente circuito lógico:

- 1. Analizar los problemas de temporización de este con las especificaciones dadas. Realizar el diagrama temporal y justificar.
- 2. Rediseñar el circuito para que funcione de forma adecuada utilizando los mismos elementos lógicos.
- 3. Calcular las frecuencias máximas de operación en cada caso.



## **Ejercicio 10**

Dado el siguiente circuito y las especificaciones de los flip-flops donde RP1 y RP2 son los tiempos de propagación de la señal de reloj desde el punto de origen hasta alcanzar los flip-flops y RP3 es el tiempo de propagación de la señal entre flip-flops.



- 1. Analizar el comportamiento temporal si RP1, RP2 y RP3 son nulos (condición ideal). Realizar el diagrama de tiempos para una frecuencia de 50MHz indicando todos los tiempos especificados. ¿Hasta qué frecuencia de reloj podría operar el sistema de forma estable?
- 2. Repetir el inciso anterior pero considerando RP1=1ns, RP2=10ns y RP3=1ns. ¿Qué se puede concluir al respecto? ¿Cuál es el valor límite de RP2 para garantizar el funcionamiento del sistema? Si RP2 no se pudiese modificar, ¿hay alguna otra alternativa?
- 3. Si el circuito se implementara con el integrado 74HC107:
  - 4.1 ¿Cuál sería la máxima frecuencia de operación para una temperatura ambiente mayor a 25°C, VCC=6V, RP1=RP3=1ns y RP2=10ns?
  - 4.2 ¿Cuál sería el valor límite admisible para RP2 si RP1=RP3=1ns y una frecuencia de reloj de 80MHz?

# Ejercicio 11 (Opcional)

Dado el siguiente circuito lógico donde se especifican los valores máximos y mínimos de todos los parámetros bajo la siguiente nomenclatura (max;min).



- 5. Hallar el camino crítico del sistema.
- 6. Calcular la máxima frecuencia del reloj para que el sistema funcione de forma estable en cualquiera de las condiciones.
- 7. Si se quisiera aumentar la frecuencia obtenida un 10%, ¿Qué cambios haría en el circuito para mejorar la temporización?